菜单

硬件开发工具包支持fpga中的用户IP

新产品 |
尼克费海提

Abaco Systems推出了一款硬件开发工具包(HDK),允许用户在Xilinx fpga上使用未分配的逻辑开发IP。

HDK使用了上个月发布的新Xilinx Vivado ML Editions工具套件的特定功能,用户可以实现自定义知识产权(IP),同时保持Abaco IP的整体完整性。

动态功能交换(DFX)功能允许Abaco使用其专有IP实现静态设计,同时在FPGA中为动态可编程区域留出空间,用于定制设计。在开发过程中,使用Abstract shell只编译动态区域,加快了编译速度,保护了Abaco的IP。在运行时,DFX用于在动态区域内外交换设计。HDK包括一个静态分区位流,Vivado ML可重新编程分区示例设计,并构建脚本实现抽象层接口。

HDK允许终端客户利用可用的可编程逻辑资源进行应用,如增强的安全性、数字信号处理和其他自定义算法。开发这些未分配的资源可以减少或消除额外的硬件,进一步简化设计并优化大小、重量和功率(SWaP)。

HDK最初支持Abaco的SBC3511, SBC6511和IPN254,并可在不久的将来支持其他板。

Xilinx营销、软件和AI解决方案副总裁Ramine Roane表示:“在Abaco开发硬件开发工具包时,Xilinx与他们密切合作。“Abaco从Vivado ML的动态函数交换和抽象shell流中受益匪浅。DFX使他们能够快速适应客户的要求,按需加载新的硬件功能。”Abstract shell还保护了Abaco IP,同时加快了硬件开发过程中的编译时间。”

“作为坚固耐用的嵌入式高性能、高耐久性计算子系统的领导者,Abaco发布的硬件开发工具包是我们愿景的延续,我们将部署更多工具,方便客户集成到整个系统中。Abaco Systems产品管理副总裁Pete Thompson说:“允许我们的开发客户使用这些资源,而不用担心破坏静态分区中的IP,这就提供了在静态分区中重用以前授权的IP的机会,而无需重新授权的成本或管理,进一步节省了复杂项目的时间和成本。”

www.abaco.com

相关文章

eenenews Europe上的其他文章



分享:

相关的文章
eeNews欧洲
10年代
Baidu