RISC-V安全性IP用于chiplet die-to-die通信

RISC-V安全性IP用于chiplet die-to-die通信

技术新闻 |
CEVA的FORTRIX RISC-V基于Secured2D IP启用安全身份验证和固件启动/代码在异质系统中的芯片之间的芯片启动/代码加载
尼克·弗莱厄蒂(Nick Flaherty)

分享:

CEVA启动了安全IP,该安全性IP可以保护异质系统内设计中使用的单独芯片之间的通信。

由Cevasubsidiary Inrinsix开发的Fortrix Secured2D,在奇普特之间提供安全的身份验证和固件启动/代码负载,这些芯片越来越多地用于构建复杂的Soc设备。

IP由RISC-V控制器组成,该RISC-V控制器通过安全的总线面料与基于硬件的加密加速器进行通信,该加密加速器执行快速加密和解密,以启用加密功能,例如ECDSA,SHA2,AES等。SRAM和DMA控制器,低级固件API和可自定义的高级应用程序也是IP软件包的一部分,可以快速集成到安全的芯片中。IP同时实现了领导者和追随者终止点,以确保可以源自不同供应商和不同全球供应链的chiplet模具。RIC-V在安全IP中越来越流行,具有一系列标准化的加密切割扩展

安全和保证是采用HSOC的主要考虑因素,因为使用芯片的系统收入将从2020年的33亿美元增长到2024年的505亿美元,说明市场研究公司Gartner表示。芯片的安全是航空航天与国防,工业和汽车市场的关键,并且在国防部最先进的异质综合包装(Ship)计划中使用了Intinsix IP,并且已经采用洛克希德·马丁(Lockheed Martin)和领先的半导体公司。

“ Fortrix Secured2D IP启用了chiplets之间高度安全的模具到die通信,为国防部铺平了道路,以简化设计过程并降低开发chiplet系统的成本。我们很高兴在国防部船舶计划中提供此IP,我们期待帮助确保HSOC设备的下一代。

fortrix Secured2D IP今天可用于许可。交付包括RTL,SDC约束,固件和文档;IP适用于任何半导体过程。CEVA还提供了进一步的设计服务,除了全HSOC设计和交付外,除了全HSOC设计和交付外,还可以帮助整合和支持安全IP和Chiplet开发。

https://www.ceva-dsp.com/product/fortrix-secured2d/

相关文章

其他关于欧洲的文章


链接的文章
欧洲
10s
Baidu