Socionext Taps Synopsys 5NM存储器IP用于Datacentre AI
Chip design house Socionext is working with Synopsys on using HBM2E memory interface IP for a 5nm AI and high-performance computing (HPC) chip for datacentre applications.
Socionext从Synopsys中选择了HBM2E IP,以3.6 Gbps运行,以满足其AI发动机和加速器系统芯片(SOC)的严格容量,功率和计算性能要求。Synopsys表示,IP提供了有效的异质集成,并具有最短的2.5D插音器软件包路由。
Socionext汽车与工业业务集团副总裁Yutaka Hayashi说:“作为具有差异化功能的SOC解决方案的全球领导者,我们面临着非常紧张的交付截止日期。”“通过利用Synopsys的Designware HBM2E IP和集成的全系统多-DIE设计平台,Socionext可以在5纳米的FinFET流程上向市场上提供世界一流的高性能,高容量和发电效率的SOC。我们还与Synopsys合作使用了包括HBM3在内的下一代Designware IP。”
每秒的总带宽为460千兆字节,Designware HBM2E PHY IP提供了高级FinFET流程中SOC的所需的大规模计算性能。HBM2E IP是Synopsys全面存储接口解决方案的一部分,其中包括DDR5/4/3/2和LPDDR5/4/4X/3/2 IP,这些IP已在数百种设计中得到验证,并以数百万的SOC进行了验证。
“作为领先的内存界面IP提供商,Synopsys为诸如Socionext之类的创新公司提供了竞争激烈的HBM2/2E IP解决方案,该解决方案解决了高级高性能计算Socs的激进能力和记忆带宽要求,”高级副副副副副副副说。Synopsys IP营销和战略总裁。“ Synopsys的Silicon-Proven Designware HBM2/2E IP拥有25多个设计胜利和批量生产客户的客户,使设计师能够自信地将IP纳入其SOC中,并具有较小的风险,并获得了更快的硅成功途径。”
Synopsys Designware HBM2/2E IP现在可以使用16nm至5nm的广泛流程。
www.socionext.com;www.synopsys.com/designware
相关的5NM文章
- Broadcom样品数据中心芯片
- ASIC设计开始
- UK VC LEADS SPINOUT OF INTEL DATA CENTRE TECHNNOLOGY
- MARVELL BUYS DATA CHIP MAKER INPHI IN $10bn DEAL
其他关于欧洲的文章