Synopsys推出了基于其可配置ARC处理器技术的512位VPX5数字信号处理的小型版本
128位VPX2和256bit的VPX3 DSP IP都是基于相同的VLIW / SIMD架构,让更多的灵活性,为嵌入式应用,从人工智能到汽车。
该DesignWare的VPX产品组合包括安全性增强的实现,满足随机故障检测和系统的功能安全开发流程要求充分ISO 26262遵守高达ASIL d在汽车设计。
处理器由MetaWare开发工具包与C / C ++编译器支撑并与矢量长度无关的编程相关联的库,以加速代码开发和便携性。
Tirias Research首席分析师Jim McGregor表示:“Synopsys通过扩展ARC DSP处理器产品组合,支持更小的矢量,在尺寸、功率和热约束系统方面实现了信号处理和人工智能。”。"此外,VPX处理器的超高浮点性能和功能安全合规性使其特别适合于日益增多的物联网应用,如汽车、医疗系统和工业自动化。Synopsys的ARC处理器已被全球250多家客户使用,这些客户总共提供了更多n每年25亿个基于ARC的芯片。”
每个VPX内核包含一个标量执行单元和多个支持8位、16位和32位SIMD计算的向量单元。VPX DSP支持半精度、单精度和双精度浮点格式,每个VPX内核中最多有三个浮点管道可用。
硬件加速器支持线性和非线性代数函数中使用的特定功能,以提供高精度的结果。的VPX2和3包括增强的指令集架构(ISA)和加载/存储带宽,可提供高达为普通的DSP功能的现有产品的性能的两倍,如快速傅里叶变换(FFT)。
台湾人工智能芯片设计公司Neuchips首席运营官CL Chen表示:“支持人工智能的设备越来越需要能够以高能效处理各种DSP和机器学习工作负载的专用处理器。”。“通过扩展ARC VPX处理器系列以支持一系列矢量长度,Synopsys使针对更广泛应用的设计师能够在其设计中实现高性能信号处理。”
安全增强ARC VPX2FS和VPX3FS集成的硬件安全特性,包括纠错码存储器和接口,安全监控和时钟同步机制,帮助设计人员达到ISO 26262 ASIL B,ASIL C和ASIL d功能最严格的水平(ECC)保护安全合规性。
MetaWare编译器的自动矢量化功能将顺序代码转换为矢量操作,以获得最大吞吐量。MetaWare Development Toolkit与一组强大的软件库(包括DSP、机器学习和线性代数功能)一起,提供了一个全面的编程环境,加快了实现最佳结果的速度,简化了软件的可移植性。
“我们将继续通过扩大的DesignWare ARC处理器系列与最新的VPX DSP处理器建立在我们的行业领导地位,”约翰Koeter,对于IP Synopsys公司的营销和战略的高级副总裁。“Synopsys公司为设计人员提供全方位的可扩展性,以解决跨芯片家族中不同的性能,功耗和面积要求,软件兼容的DSP IP解决方案。”
新思科技的DesignWare ARC VPX2和VPX3 DSP处理器IP预定可导致客户在Q4 2021,在第一季度2022年VPX2FS和VPX3FS处理器IP。
相关文章
在eeNews欧洲的其他文章