模拟位将IP移动到5nm,目标为3nm

2021年5月28日//尼克·弗莱赫蒂
模拟位将IP移动到5nm,目标为3nm
模拟位的关键IP块已经移植到台积电的N5 5nm工艺技术,因为它将移动到3nm

模拟Bits已将其低功耗混合信号IP移植到台积电的5nm工艺技术,并将在今年晚些时候向3nm过渡。

基础IP包括诸如锁相环(PLL)和数字锁定环(DLL)之类的精密时钟宏,以及诸如多协议SerDes和可编程IO的可编程互连。

模拟基金会IP是每一个高端SOC的关键微分器,它优化了性能、功率或密度。“模拟比特的执行副总裁Mahesh Tirupattur说。“我们与台积电的密切合作使我们有机会帮助我们的共同客户向最终客户提供尽可能高的可靠性和质量。我们非常感谢我们与台积电多年的战略合作关系。”

模拟位IP是Cerberus晶圆级AI处理器用于数据中心应用的关键部分。第二代设计将850000个处理器核心集成在一个晶圆中。这是建立在7nm工艺的基础上的。移动到5nm对于降低功耗和提高性能至关重要。模拟Bits正在一个关键IP端口上工作,包括今年第三季度台积电3nm流程的电源管理

www.anagobits.com

相关5nm文章

欧洲新闻通俗文章


你确定吗?

你有饼干,你有波维兹加纳维格饼干。

你是谷歌的翻版。

Baidu